Fan technology, Electronics
RS-flip-flop. It prinsipe fan funksjonearjen, funksjonele skema ', oergong tafel
Trigger - in ienfâldich apparaat is in digitale masine. It hat twa steat stabiliteit. Ien fan dizze betinksten takend is in wearde "1", en de oare - "0". Trigger betingst, en de wearde fan 'e binaire ynformaasje dy't opslein dêryn, de utfier sinjalen wurdt fêststeld: Direct en inverted. Yn it gefal dêr't de direkte útgong potinsjeel wurdt oprjochte, dy't oerienkomt mei in logika iene, de steat fan de flip-flop hjit it tastel (de mooglikheden by de inverted útfier is nul). As de direkte output is net potinsje, dan de trekker betingst hjit nul.
1. By de metoade fan opnimmen ynformaasje (syngroane en asynchronous).
2. By wize fan kontrôle ynformaasje (statistyk, dynamyske, single-poadium, multistage).
3. By wize fan realisaasje fan de logyske ferbinings (JK-flip-flop, RS-aktivearret, T-triger, D-flip-flop en oare soarten).
De wichtichste parameters fan alle soarten aktivearret binne de grutste wearde fan 'e ynput sinjaal duer, de fertraging tiid nedich foar it wikseljen fan de flip-flop, en it tastean eksploitaasje tiid.
Yn dit artikel, litte wy prate oer dit type apparaat, as RS-flip-flop. Se binne fan twa soarten: syngroane en asynchronous.
Asynchronous RS-flip-flop hat twa rigels konstruktyf (R en S) ynput. Dit apparaat wurket neffens de oergong tafel.
Ferbean foar sokke flip-flop is in kombinaasje fan sinjalen by de yngongen fan it apparaat, dêr't in steat fan ûnwissigens. Dy kombinaasje kin útdrukt wurde as in eask RtSt = 0. Yn ferlytse de Karnaugh kaart werjûn wet trigger wurking, dat hjit de karakteristike fergeliking: Q (t + 1) = St V R'tQt. Sa RtSt is nul.
Op de funksjonele diagram toant de RS-flip-flop asynchronous type NAND en de twadde foarstelling op NOR eleminten.
De twadde type - syngroane RS-FF. Sa'n apparaat is struktureel hat trije direkte yngongen S, R, en C. It ferskil tusken de syngroane en asynchronous type flip-flop is de oanwêzigens fan in syngronisaasje ynput (C). It is nedich om de folgjende reden: want yn it apparaat yngongen (logyske elemint) sinjalen wurde ferstjoerd net altyd tagelyk. Dat komt troch it feit dat se gean troch ferskillende soarten en oantal knopen dy't hawwe ferskillende opûnthâld. Dit ferskynsel wurdt neamd in "wedstriid." As gefolch fan sokke "barren" sinjaal wearden helle wurdt oaninoar op de foarige wearden fan 'e oare sinjalen. Dit alles liedt ta in falske alarm apparaten.
Dat ferskynsel kin opheft wurde troch it oanbringen fan de ynfier sinjalen tiid gating apparaat. Te witten, by de ynfier fan NAND poarte útsein direkt ynformaasje sinjalen oanlevere kaai syngronisearjen pulses, diskear ynformaasje nei de ynfier sinjalen hawwe tiid om slot op de ynbring.
De wichtichste betingst foar korrekt eksploitaasje fan it wikseljen logika stadia yn it RS-flip-flop en logika bestjoerd troch harren - Rt unacceptability simultaan aksje of signalearje St, in oerstap apparaat, en ynformaasje opheljen fan de útfier Q (t + 1) flip-flop. Yn dat ferbân wurdt de potinsjele rige befettet allinne syngroane eleminten.
RS-type flip-flop syngroane karakteristyk fertsjintwurdige troch de fergeliking: Q (t + 1) = StCt V R'tQt V QtC't.
De foto lit de RS-lûker syngroane type NAND.
Similar articles
Trending Now